Quomodo inserere semiconductores
Sex classificationes semiconductores sunt, quae per vexillum productum collocantur, genus signum processus, processus fabricandi, munus usus, campus application, modus ratiocinandi.
1ã Classification per productum vexillum
Semiconductores in quattuor categorias dividi possunt: ambitus integros, cogitationes discretas, cogitationes photoelectricas et sensores. Inter eos maximi ambitus integrati sunt.
Integrati circuitus, scilicet, Altera, xxxiii, et xxxiii. Circuli integri amplius dividi possunt in quattuor regiones sub: circuitus analogorum, circuitus logicos, microprocessores et memoriam. In communicationis socialis instrumentis, sensoriis, machinis discretis, etc. referuntur etiam ut ICs vel astulae.
In MMXIX, circuitiones integrales aestimantur 84% semiconductoris globalis venditio producti, longe altior quam 3% discretarum machinis, 8% de machinis photoelectricis, et 3% sensoriis.
2ã Ordo per processui signum
Chip quod plus procedit analogon signa est chip analog, et chip qui plura signa digital processit est chip digitale.
Analoga signorum simpliciter sunt signa quae continue emittuntur, sicut soni. Communissima ratio est analogorum significationum in natura. Respondens discretus est signo digitali composito ex 0 et 1 et non logice portis.
Analoga signorum et significationum digitalium ad invicem converti possunt. Exempli causa, imago in telephonio mobili signum analogicum est, quod in signum digitale converti potest per ADC convertentem, a digitale chip processum, et tandem in signum analogicum per DAC convertentem converti.
Communia analoga xxxiii includunt ampliatores operationales, digitales ad analogon convertentes, Phase clausa loramenta, administratio astularum, comparatores, et sic porro.
Communia xxxiii digitales generales includunt in proposito digitales ICs et dedicata digitales ICs (ASICs). Communia digitales ICs includunt memoriam DRAM, microcontroller MCU, microprocessor MPU, et sic porro. IC Dedicatum est circuitus ad certum usoris finem destinatum.
3ã Classification per vestibulum processus
Saepe audimus vocabulum "7nm" vel "14nm" chip, quo nanometri referunt portam longitudinis transistoris intra spumam, quae est linea minima latitudo intra spumam. Denique intervallum lineae significat.
Praesens processus fabricandi 28 um ut aquarum aquarum accipit, et qui infra 28 um processuum fabricandorum referuntur. In statu, antecedens processus vestibulum in continenti Sinarum est scriptor 14nm SMIC. TSMC et LG nunc solae societates in mundo sunt quae instituunt ut molem 5nm, 3nm, et 2nm efficiant.
In universum, quo processu fabricandi provectior est, eo superior effectus spumae, eo superior sumptus fabricandi. Fere, R&D obsideri pro 28nm chip consilium est tam alta quam 1-2 sescenti Yuan, dum 14nm chip requirit 2-3 sescenti Yuan.
4ã Ordo ab usu functionis
Secundum organa humana possumus analogizare;
Cerebrum - munus computationale, pro analysi computationali adhibitum, dividitur in principale imperium chip et chip auxiliaria. Chip principale imperium includit CPU, FPGA et MCU, dum chip auxiliaris includit GPU praefectum graphicae et imaginis processus et AI chip in computatione intellegentiae artificialis.
Cortex cerebri - Repositionis munera data, ut DRAM, NAND, FLASH (SDRAM, ROM) etc.
Quinque sensus - functiones sentientes, maxime sensoriis inclusis, ut MEMS, aculeos fingere (microphone MEMS, CIS) etc.
Artus - Translatio functiones, ut Bluetooth, WIFI, NB-IOT, USB (HDMI interfacies, imperium abigere) interfaces, pro notitia tradenda.
Cor - Energy copia, ut DC-AC, LDO, etc.
5ã Classification per applicationem agri
Dividi potest in quattuor genera, scilicet gradum civilem, gradum industrialem, gradum autocinetum, gradus militares.
6ã Classification by design method
Hodie duo castra maioris consilii semiconductoris sunt, unum molle et alterum durum, scilicet FPGA et ASIC. FPGA primum processit et adhuc amet. FPGA propositum est logicae programmabilis logicae generalis propositio quae DIY programmata potest esse ad varios circulos digitales efficiendos. ASIC dedicatum est chip digitale. Post circulum digitale designans, chip genita mutari non potest. FPGA reficere ac definire functiones chippis valida flexibilitate, dum ASIC specialitatem habet validiorem.